#### Tema 11: Sistemas combinacionales

#### Objetivo:

- Introducción
- Generador Comprobador de paridad
- Comparadores
- Semisumador (HA)
- Sumador Completo (FA)
- Expansión de sumadores
  - -Sumador paralelo con arrastre serie
  - -Sumador con acarreo anticipado
- Semirestador (HB)
- Restador completo (FB)
- Circuito restador paralelo de cuatro bits por complemento a 2
- Codificadores
- Conversores de códigos.
- Decodificadores.
- Multiplexores

#### INTRODUCCIÓN

•Según su comportamiento los sistemas lógicos se clasifican en dos grandes grupos:

»Circuitos combinacionales.

»Circuitos secuenciales.

•Los **circuitos combinacionales** se caracterizan por generar unas salidas que son función, exclusivamente, del estado lógico actual de las entradas (por ejemplo sumador)

#### INTRODUCCIÓN

- •En los **circuitos secuenciales**, el estado de la salida depende no sólo del estado lógico de las entradas, sino también de la historia pasada del circuito (por ejemplo Contador).
- •Para el diseño de un sistema combinacional cualquiera seguiremos los siguientes pasos:
  - -Definición de la función a realizar y especificación de las entradas y de las salidas.
  - -Tabla de verdad
  - Ecuaciones lógicas de las salidas.
  - -Simplificación de las ecuaciones lógicas de las salidas.
  - Implementación de las funciones simplificadas.

#### Generador-comprobador de paridad

- •El método más sencillo para detectar un error en un sistema digital es añadir al bloque de información un bit adicional llamado bit de paridad que puede ser de dos tipos:
  - -Paridad Par(Even) Si el número de 1 en el bloque de información es par, se añade un cero como dígito de paridad; en caso contrario se añadirá un 1. En todo caso siempre quedará un número par de 1.
  - -Paridad Impar (Odd) Si el número de 1 en el bloque de información es impar, se añadirá un 0 como bit de paridad; en caso contrario se añadirá un 1. En todo caso siempre quedará un número impar de 1.

#### •Circuito de paridad para dos bits de información:

#### Tabla de verdad:

| Α | В | PE | РО |
|---|---|----|----|
| 0 | 0 | 0  | 1  |
| 0 | 1 | 1  | 0  |
| 1 | 0 | 1  | 0  |
| 1 | 1 | 0  | 1  |



 $P.E. = \overline{A}B + A\overline{B}$ 

 $P.O. = \overline{AB} + AB$ 

1º Ingeniería Técnica en Informática de Gestión

Fernando Oterino Echávarri Diseño de Sistemas Digitales

$$P.E = \overline{AB} + A\overline{B} = A \oplus B$$

$$P.O = \overline{A}\overline{B} + AB = \overline{A \oplus B}$$



#### Generador-comprobador de paridad

#### •Circuito de paridad para tres bits de información:







Informática de Gestión

•El primer circuito emplea un número menor de puertas XOR, pero su tiempo total de propagación es inferior

o Echávarri Diseño de Sistemas Digitales

Los comparadores son circuitos digitales que detectan si dos números binarios formados por n bits cada uno son iguales, y en caso contrario cual es mayor y cual es menor.

- •El comparador más sencillo es el de cifras de 1 bit
  - –Si A > B activamos una salida del comparador que llamaremos G.
  - −Si A < B activamos una salida del comparador que llamaremos L.
  - −Si A = B activamos una salida del comparador que llamaremos E.



- •Para comparar palabras de mayores de un bit por ejemplo de 2 bits:  $\begin{bmatrix} A = A_1A_0 \\ B = B_1B_0 \end{bmatrix}$
- •Comparamos los bits de igual peso en ambas cifras (A, y B, con el circuito diseñado anteriormente.
- •Analizamos cuando debemos activar los bits G, L y E de la comparación de ambos números de 2 bits, es decir, los G,L ó E totales
  - -Activaremos G cuando A > B, esto ocurrirá en las siguientes condiciones:

$$A_1 > B_1 \circ$$

$$\bullet A_1 = B_1 \text{ y } A_0 > B_0 \qquad \longrightarrow \qquad G_T = G_1 + E_1 \square G_0$$

Activaremos E cuando A = B, esto ocurrirá en las siguientes condiciones:

•A<sub>1</sub> = B<sub>1</sub> y A<sub>0</sub> = B<sub>0</sub> 
$$\longrightarrow$$
  $E = E_1 * E_0$ 

•A<sub>1</sub> = B<sub>1</sub> y A<sub>0</sub> = B<sub>0</sub>  $\longrightarrow$   $E = E_1 * E_0$ Activaremos L cuando A < B, esto ocurrirá en las siguientes condiciones:

•
$$A_1 < B_1$$
  
• $A_1 = B_1 y A_0 < B_0$   $L = L_1 + E_1 \square L_0$ 



•Para un mayor número de bits haremos un desarrollo similar al que acabamos de realizar para cifras de dos bits.

•En circuitos integrados comerciales tenemos, por ejemplo, comparadores binarios de 4 bits, por ejemplo el 4063 en tecnología CMOS y el 7485 en tecnología TTL.

•Estos comparadores tienen **entradas en cascada** E, G y L para hacer comparaciones de palabras mayores de 4 bits, si queremos comparar palabras de sólo 4 bits, colocaremos E = 1 y G = L = 0 (suponiendo que son activas a nivel alto). De la misma forma se puede obtener comparadores de palabras de 16 bits asociando dos de 8 o cuatro de 4 bits ...etc.

•El C.I 74HC85 puede comparar dos números de cuatro bits cada uno de ellos, El primero de ellos  $A=A_3A_2A_1A_0$ , se introducirá por las patillas 15, 13, 12 y 10 del integrado, y el segundo  $B=B_3B_2B_1B_0$ , se introducirá por las patillas 1, 14, 11 y 9. El 74HC85 compara ambas cifras y activa una de las salidas de la comparación, si A > B activa la patilla 5, si A < B activa la patilla 7, y si A = B activa la patilla 6.



•Si sólo deseamos comparar dos cifras de 4 bits, colocamos la entrada E a 1 y las entradas G y L a 0.

•En la hoja de características facilitada por el fabricante del 74HC85, entre otros datos, tenemos acceso a la tabla de verdad que rige el funcionamiento de dicho C.I:

#### **FUNCTION TABLE**

|                                 | COMPAR                          | RING INPUT                      | S                               | C                   | ASCADING                       | INPUTS           |           | OUTPUT          | S                |
|---------------------------------|---------------------------------|---------------------------------|---------------------------------|---------------------|--------------------------------|------------------|-----------|-----------------|------------------|
| A <sub>3</sub> , B <sub>3</sub> | A <sub>2</sub> , B <sub>2</sub> | A <sub>1</sub> , B <sub>1</sub> | A <sub>0</sub> , B <sub>0</sub> | I <sub>A&gt;B</sub> | I <sub>A<b< sub=""></b<></sub> | I <sub>A=B</sub> | $Q_{A>B}$ | $\mathbf{Q}_{A$ | Q <sub>A=B</sub> |
| $A_3 > B_3$                     | X                               | X                               | X                               | X                   | X                              | X                | Н         | L               | L                |
| $A_3 < B_3$                     | X                               | X                               | X                               | X                   | X                              | X                | L         | Н               | L                |
| $A_3=B_3$                       | $A_2 > B_2$                     | X                               | X                               | X                   | X                              | X                | Н         | L               | L                |
| $A_3=B_3$                       | A <sub>2</sub> <b<sub>2</b<sub> | X                               | X                               | X                   | X                              | X                | L         | Н               | L                |
| $A_3=B_3$                       | A <sub>2</sub> =B <sub>2</sub>  | A <sub>1</sub> >B <sub>1</sub>  | X                               | X                   | X                              | X                | Н         | L               | L                |
| $A_3=B_3$                       | $A_2 = B_2$                     | A <sub>1</sub> <b<sub>1</b<sub> | X                               | X                   | X                              | X                | L         | Н               | L                |
| $A_3=B_3$                       | $A_2 = B_2$                     | A <sub>1</sub> =B <sub>1</sub>  | $A_0 > B_0$                     | Χ                   | X                              | X                | Н         | L               | L                |
| $A_3=B_3$                       | $A_2 = B_2$                     | A <sub>1</sub> =B <sub>1</sub>  | $A_0 < B_0$                     | X                   | X                              | X                | L         | Н               | L                |
| $A_3=B_3$                       | A <sub>2</sub> =B <sub>2</sub>  | A <sub>1</sub> =B <sub>1</sub>  | A <sub>0</sub> =B <sub>0</sub>  | Н                   | L                              | L                | Н         | L               | L                |
| $A_3=B_3$                       | $A_2 = B_2$                     | A <sub>1</sub> =B <sub>1</sub>  | $A_0=B_0$                       | L                   | Н                              | L                | L         | H               | L                |
| $A_3=B_3$                       | $A_2 = B_2$                     | A <sub>1</sub> =B <sub>1</sub>  | $A_0=B_0$                       | L                   | L                              | Н                | L         | L               | Н                |
| A <sub>3</sub> =B <sub>3</sub>  | A <sub>2</sub> =B <sub>2</sub>  | A <sub>1</sub> =B <sub>1</sub>  | A <sub>0</sub> =B <sub>0</sub>  | X                   | Χ                              | Н                | L         | L               | Н                |
| $A_3=B_3$                       | A <sub>2</sub> =B <sub>2</sub>  | A <sub>1</sub> =B <sub>1</sub>  | $A_0=B_0$                       | Н                   | Н                              | L                | L         | L               | L                |
| $A_3=B_3$                       | $A_2 = B_2$                     | A <sub>1</sub> =B <sub>1</sub>  | $A_0=B_0$                       | L                   | L                              | L                | Н         | Н               | L                |

También se deduce de la tabla en sus tres últimas filas que la entrada  $I_{A=B}$  es prioritaria frente a las otras dos entradas en cascada

Observar que las entradas de comparación son prioritarias frente a las de cascada o dicho de otra forma : las entradas en cascada sólo son atendidas si  $A_0A_1A_2A_3 = B_0B_1B_2B_3$ 

•También de la hoja de características facilitada por el fabricante del 74HC85, obtenemos el conexionado para ampliar la capacidad de comparación de 4 a 12 bits.



Otra posibilidad sería:



### Semisumador (HA)

 El semisumador (HA) será el circuito capaz de sumar dos datos binarios de un bit cada uno de ellos



•El circuito a diseñar debe cumplir con la tabla de verdad para la suma de dos bits

| <u>Primer Bit</u> | <u>Segundo</u><br><u>Bit</u> | <u>Suma</u> | <u>Acarreo</u> |
|-------------------|------------------------------|-------------|----------------|
| 0                 | 0                            | 0           | 0              |
| 0                 | 1                            | 1           | 0              |
| 1                 | 0                            | 1           | 0              |
| 1                 | 1                            | 0           | 1              |



### Semisumador (HA)

Con las expresiones ya deducidas, podemos implementar el circuito HA:



### Sumador Completo (FA)

 Para sumar cifras mayores de un bit, necesitamos circuitos que sumen cada pareja de bits del mismo peso por separado, pero también debemos tener en cuenta los acarreos de sumas anteriores.

### Sumador Completo (FA)

 El circuito capaz de sumar tres bits (2 datos de un bit cada unos mas el acarreo de la suma anterior) se le llamará sumador completo (FA).





•El circuito a diseñar debe cumplir con la tabla de verdad para la suma de tres bits

| 0 |   |   | <u>s</u> | <u>co</u> |
|---|---|---|----------|-----------|
|   | 0 | 0 | 0        | <u>Co</u> |
| 0 | 0 | 1 | 1        | 0         |
| 0 | 1 | 0 | 1        | 0         |
| 0 | 1 | 1 | 0        | 1         |
| 1 | 0 | 0 | 1        | 0         |
| 1 | 0 | 1 | 0        | 1         |
| 1 | 1 | 0 | 0        | 1         |
| 1 | 1 | 1 | 1        | 1         |

### Sumador Completo (FA)

• Con las expresiones ya deducidas, podemos implementar el circuito FA:



 Otra forma de diseñar un sumador completo, será la de basarnos en los anteriores semisumadores (HA).



#### Sumador paralelo con arrastre serie:

 El sumador paralelo con arrastre serie consta de varios pasos de sumadores completos (FA) conectados entre si como se muestra en la figura:



- Observar que la salida de acarrelo Cout de cada sumador se conecta a la entrada de acarreo Cin del sumador de peso inmediatamente superior, por lo tanto el bit de acarreo se va propagando de un sumador completo a otro.
- •En cada etapa (FA) cada uno de los sumadores realiza la suma tan pronto como están presentes sus entradas Ai y Bi, pero las salidas no son correctas hasta tanto no se procesen todos los acarreos, por lo que se generará una salida de suma provisional incorrecta.
- •Por esta razón los sumadores paralelos tienen con frecuencia unas puertas a la salida de las líneas de suma, que estarán desactivadas hasta que el sumador haya dispuesto de tiempo suficiente para propagar las señales de la suma de forma correcta.

- Por esta razón a este tipo de sumadores se les considera lentos, si bien son suficientemente rápidos para la mayoría de los procesos a excepción de grandes ordenadores.
- Podemos observar que en el sumador completo de menor peso, tenemos la entrada de acarreo conectada permanentemente a cero, ya que no existe suma anterior que nos pueda provocar un acarreo de entrada, por esta razón, podríamos sustituir ese sumador completo (FA) por un semisumador (HA).
- Un ejemplo de CI para sumar dos datos de cuatro bits cada uno es el CI 7483 :



#### Sumador con acarreo anticipado:

- El problema de lentitud descrito en el sumador con arrastre serie, crece según vamos aumentando el tamaño de los datos a sumar, la técnica del acarreo anticipado, subsana este tema, a costa de complicar la circuitería.
- Dicha técnica permite anticipar todas las señales de acarreo antes de que sean generadas, utilizando una lógica adicional.
- Partiremos de la ecuación inicial para el acarreo de salida en un sumador completo sin simplificar:

$$Cout = \overline{ABCi} + \overline{ABCi} + \overline{ABCi} + \overline{ABCi}$$

Sacando factores comunes queda la siguiente ecuación:

Cout =
$$Ci(\overline{AB} + A\overline{B}) + AB(\overline{Ci} + Ci)$$
  
Cout =  $Ci(A \oplus B) + AB$ 

Llamaremos:

Término de propagación:  $P = A \oplus B$ 

Término de generación: G = AB

- Por lo que la ecuación quedará: Cout = PCi + G
- Analizando esta última expresión, deduciremos que Cout = 1 si se cumple cualquiera de las dos siguientes condiciones:

1. 
$$G = 1 \rightarrow A = 1 \text{ y } B = 1$$

2. 
$$P*Ci = 1 \rightarrow P = 1 \text{ y } Ci = 1 \rightarrow Ci = 1 \text{ y} \begin{cases} A = 1 \\ o \\ B = 1 \end{cases}$$

Para un sumador de cuatro bits:

- Por lo que la ecuación quedará: Cout = PCi + G
- Analizando esta última expresión, deduciremos que Cout = 1 si se cumple cualquiera de las dos siguientes condiciones:

$$- G = 1 \rightarrow A = 1 \text{ y } B = 1$$

$$- P*Ci = 1 \rightarrow P = 1 \text{ y } Ci = 1 \rightarrow Ci = 1 \text{ y} \begin{cases} A = 1 \\ o \\ B = 1 \end{cases}$$

• Para un sumador de cuatro bits:  $G_1 = A_1B_1$   $P_1 = A_1 \oplus B_1$   $C_1 = P_1C_0 + G_1$ 

$$G_2 = A_2 B_2$$

$$\mathbf{G}_3 = \mathbf{A}_3 \mathbf{B}_3$$

$$\mathbf{G}_4 = \mathbf{A}_4 \mathbf{B}_4$$

$$G_2 = A_2B_2$$
  $P_2 = A_2 \oplus B_2$   $C_2 = P_2C_1 + G_2$ 

$$G_3 = A_3B_3$$
  $P_3 = A_3 \oplus B_3$   $C_3 = P_3C_2 + G_3$ 

$$G_4 = A_4B_4$$
  $P_4 = A_4 \oplus B_4$   $C_4 = P_4C_3 + G_4$ 

Sustituyendo la fórmula de C0 en la de C1

$$C_2 = P_2(P_1C_0 + G_1) + G_2$$
  
 $C_2 = P_2P_1C_0 + P_2G_1 + G_2$ 

Sustituyendo en C<sub>3</sub> y C<sub>4</sub>

$$C_3 = P_3 P_2 P_1 C_0 + P_3 P_2 G_1 + P_3 G_2 + G_3$$

$$C_4 = P_4 P_3 P_2 P_1 C_0 + P_4 P_3 P_2 G_1 + P_4 P_3 G_2 + P_4 G_3 + G_4$$

Recordando la fórmula de la suma en un sumador completo (FA):

$$S = A + B + C_i$$

Tenemos en nuestro sumador de cuatro bits:

$$S_1 = A_1 \oplus B_1 \oplus C_0 = P_1 \oplus C_0$$

$$S_2 = A_2 \oplus B_2 \oplus C_1 = P_2 \oplus C_1$$

$$S_3 = A_3 \oplus B_3 \oplus C_2 = P_3 \oplus C_2$$

$$S_4 = A_4 \oplus B_4 \oplus C_3 = P_4 \oplus C_3$$

Para La generación de los bits C0, C1, C2 y C3 lo hago por las fórmulas halladas anteriormente que son funciones de Pi y de Gi que a su vez son funciones de Ai, Bi y de C-1.

Para saber el valor de Ci no necesito saber el valor de Ci-1, sino que sólo necesito saber los valores de Ai, Bi y de C-1.

De esta forma obtenemos un sumador más rápido, pero complicamos su circuitería

- Se han visto dos tipos de sumadores, el sumador paralelo de arrastre serie y el sumador de acarreo anticipado, ambos tiene ventajas e inconveniente frente al otro que comentamos a continuación:
  - El sumador paralelo de arrastre serie es claramente más lento que el de acarreo anticipado, y esta diferencia se hace mayor cuando tengamos más bits para sumar.
  - La limitación más importante del sumador paralelo de acarreo anticipado es que su circuitería es más compleja, aumentando esta complejidad según tengamos más bits para sumar, a parte que cada vez las puertas utilizadas necesitan un mayor Fan-In.

### Semirestador (HB)

- De la misma forma que se ha diseñado el semisumador (HA), podemos diseñar el semirestador (HB)
- Realizando el mismo proceso que se realizó en el HA, llegaremos a



| 1 | •El circuito tabla de vo |            |                   | •                 |
|---|--------------------------|------------|-------------------|-------------------|
|   | <u>Minuendo</u>          | Sustraendo | <u>Diferencia</u> | <u>"Préstamo"</u> |
| ı |                          |            |                   | _                 |

| <u>Minuendo</u> | <u>Sustraendo</u> | <u>Diferencia</u> | <u>"Préstamo"</u> |
|-----------------|-------------------|-------------------|-------------------|
| 0               | 0                 | 0                 | 0                 |
| 0               | 1                 | 1                 | 1                 |
| 1               | 0                 | 1                 | 0                 |
| 1               | 1                 | 0                 | 0                 |

#### RESTADOR COMPLETO (FB)



 Realizando el mismo proceso que se realizó en el HA, llegaremos a



| <u>A</u> | <u>B</u> | <u>Bi</u> | RESTA | <u>Bo</u> |
|----------|----------|-----------|-------|-----------|
| 0        | 0        | 0         | 0     | 0         |
| 0        | 0        | 1         | 1     | 1         |
| 0        | 1        | 0         | 1     | 1         |
| 0        | 1        | 1         | 0     | 1         |
| 1        | 0        | 0         | 1     | 0         |
| 1        | 0        | 1         | 0     | 0         |
| 1        | 1        | 0         | 0     | 0         |
| 1        | 1        | 1         | 1     | 1         |

#### Circuito restador paralelo de cuatro bits por complemento a 2



•Los cuatro inversores convierten el sustraendo a su forma en complemento a uno, y el nivel alto a la entrada de Cin del primer FA, es lo mismo que sumar uno al sustraendo.

# circuito sumador/restador paralelo de cuatro bits por complemento a 2



CONVERSORES DE CODIGOS

•El diseño de cualquier conversor de código se puede hacer siguiendo los mismos pasos que en el diseño de cualquier circuito combinacional.

•Ejemplo: Diseñar un conversor de binario de 4 bits a código GRAY

|    | _  |      |      |    |    |    |    |    |
|----|----|------|------|----|----|----|----|----|
|    |    | BINA | ARIO |    |    | GR | AY |    |
|    |    |      |      |    |    |    |    |    |
|    | В3 | B2   | B1   | В0 | G3 | G2 | G1 | G0 |
| 0  | 0  | 0    | 0    | 0  | 0  | 0  | 0  | 0  |
| 1  | 0  | 0    | 0    | 1  | 0  | 0  | 0  | 1  |
| 2  | 0  | 0    | 1    | 0  | 0  | 0  | 1  | 1  |
| 3  | 0  | 0    | 1    | 1  | 0  | 0  | 1  | 0  |
| 4  | 0  | 1    | 0    | 0  | 0  | 1  | 1  | 0  |
| 5  | 0  | 1    | 0    | 1  | 0  | 1  | 1  | 1  |
| 6  | 0  | 1    | 1    | 0  | 0  | 1  | 0  | 1  |
| 7  | 0  | 1    | 1    | 1  | 0  | 1  | 0  | 0  |
| 8  | 1  | 0    | 0    | 0  | 1  | 1  | 0  | 0  |
| 9  | 1  | 0    | 0    | 1  | 1  | 1  | 0  | 1  |
| 10 | 1  | 0    | 1    | 0  | 1  | 1  | 1  | 1  |
| 11 | 1  | 0    | 1    | 1  | 1  | 1  | 1  | 0  |
| 12 | 1  | 1    | 0    | 0  | 1  | 0  | 1  | 0  |
| 13 | 1  | 1    | 0    | 1  | 1  | 0  | 1  | 1  |
| 14 | 1  | 1    | 1    | 0  | 1  | 0  | 0  | 1  |
| 15 | 1  | 1    | 1    | 1  | 1  | 0  | 0  | 0  |
|    |    |      |      |    |    |    |    |    |



 $G_0 = B_0 \oplus B_1$ 





$$\mathbf{G}_1 = \mathbf{B}_1 \oplus \mathbf{B}_2$$





#### **CODIFICADORES**

- Los circuitos codificadores son sistemas combinacionales de N entradas y "n" salidas cuyo funcionamiento es tal que cuando se activa una de las entradas, en las salidas aparece la combinación lógica en binario de la entrada que se ha activado.
- Para ello se debe cumplir N≤2<sup>n</sup>
- Los circuitos Codificadores se pueden dividir en:
  - Codificadores con prioridad
  - Codificadores sin prioridad
- Un ejemplo claro de necesidad de circuitos codificadores se puede encontrar en el funcionamiento de una calculadora, cada vez que pulsamos un número, la calculadora debe conocer el código binario correspondiente a la tecla pulsada.

- •La codificación realizada, puede ser a cualquier código binario (BCD, GRAY, etc..).
- •CODIFICADOR SIN PRIORIDAD: Cuando se activan simultáneamente varias entradas, en la salida aparece la combinación correspondiente a la suma lógica de dichas entradas, por lo que sólo se debe permitir activar una entrada en cada momento.
- •CODIFICADOR CON PRIORIDAD: Cuando se activan simultáneamente varias entradas, en la salida aparece la combinación correspondiente a una sola de las entradas (generalmente la de mas peso).

#### **CODIFICADORES SIN PRIORIDAD**

#### CODIFICADOR GENÉRICO SIN PRIORIDAD



|          | <u>ENTRADAS</u> |                            | SAL | <u>IDAS</u> |            |
|----------|-----------------|----------------------------|-----|-------------|------------|
| <u>E</u> | <u>l</u>        | <u>Zn-1</u>                |     | <u>Z</u> 1  | <u>Z</u> 1 |
| 1        | X               | 0                          | 0   | 0           | 0          |
| 0        | lo              | 0                          | 0   | 0           | 0          |
| 0        | I1              | 0                          | 0   | 0           | 1          |
| 0        | 12              | 0                          | 0   | 1           | 0          |
| 0        | 13              | 0                          | 0   | 1           | 1          |
| 0        | 14              | 0                          | 1   | 0           | 0          |
| 0        | 15              | 0                          | 1   | 0           | 1          |
| 15       |                 | 0,                         |     |             |            |
|          |                 | 141                        | 147 | K           |            |
| 89       |                 | 87                         |     | 4           |            |
| 0        | In-1            | 1                          | 1   | 1           | 1          |
| 0        | Varias entradas | SUMA LÓGICA DE LAS SALIDAS |     |             |            |

•Generalmente tanto los codificadores, como otros sistemas, poseen una entrada de Enable que nos permite activar/desactivar el circuito (Observar que en este caso la activación se realiza con un 0 en la entrada ENABLE)..

#### EJEMPLO CODIFICADORES SIN PRIORIDAD (8 bits)

#### **CODIFICADOR GENÉRICO SIN PRIORIDAD 8 BITS**



|          | <u>ENTRADAS</u> | SALIDAS    |            |            |
|----------|-----------------|------------|------------|------------|
| <u>E</u> | <u>l</u>        | <u>Z</u> 2 | <u>Z</u> 1 | <u>Z</u> 1 |
| 1        | Х               | 0          | 0          | 0          |
| 0        | lo              | 0          | 0          | 0          |
| 0        | l1              | 0          | 0          | 1          |
| 0        | 12              | 0          | 1          | 0          |
| 0        | 13              | 0          | 1          | 1          |
| 0        | 14              | 1          | 0          | 0          |
| 0        | 15              | 1          | 0          | 1          |
| 0        | 16              | 1          | 1          | 0          |
| 0        | 17              | 1          | 1          | 1          |
| 0        | Varias entradas | SUMA LĆ    | GICA DE S  | SALIDAS    |

$$Z_0 = \overline{E}(I_1 + I_3 + I_5 + I_7)$$

$$Z_1 = \overline{E}(I_2 + I_3 + I_6 + I_7)$$

$$\mathbf{Z}_2 = \overline{\mathbf{E}}(\mathbf{I}_4 + \mathbf{I}_5 + \mathbf{I}_6 + \mathbf{I}_7)$$



1º Ingeniería Técnica en Informática de Gestión

Fernando Oterino Echávarri Diseño de Sistemas Digitales

#### CODIFICADORES CON PRIORIDAD

|   |            |           | Er        | ntrad     | as                    |            |          |           |                       | S          | alida    | as        | 00        |
|---|------------|-----------|-----------|-----------|-----------------------|------------|----------|-----------|-----------------------|------------|----------|-----------|-----------|
| Ē | <u>l</u> z | <u> 6</u> | <u> 5</u> | <u> 4</u> | <u>l</u> <sub>3</sub> | <u>l</u> 2 | <u>l</u> | <u>lo</u> | <u>Z</u> <sub>2</sub> | <u>Z</u> 1 | <u>Z</u> | <u>GS</u> | <u>E0</u> |
| 1 | Х          | Х         | Х         | Х         | Х                     | Х          | Х        | Х         | 1                     | 1          | 1        | 1         | 1         |
| 0 | 1          | 1         | 1         | 1         | 1                     | 1          | 1        | 0         | 1                     | 1          | 1        | 0         | 1         |
| 0 | 1          | 1         | 1         | 1         | 1                     | 1          | 0        | Χ         | 1                     | 1          | 0        | 0         | 1         |
| 0 | 1          | 1         | 1         | 1         | 1                     | 0          | Х        | Х         | 1                     | 0          | 1        | 0         | 1         |
| 0 | 1          | 1         | 1         | 1         | 0                     | Х          | Х        | Х         | 1                     | 0          | 0        | 0         | 1         |
| 0 | 1          | 1         | 1         | 0         | Х                     | Х          | Х        | Х         | 0                     | 1          | 1        | 0         | 1         |
| 0 | 1          | 1         | 0         | Х         | Х                     | Х          | Х        | Х         | 0                     | 1          | 0        | 0         | 1         |
| 0 | 1          | 0         | Х         | Х         | Χ                     | Х          | Χ        | Χ         | 0                     | 0          | 1        | 0         | 1         |
| 0 | 0          | Х         | Х         | Х         | Х                     | Х          | Х        | Х         | 0                     | 0          | 0        | 0         | 1         |
| 0 | 1          | 1         | 1         | 1         | 1                     | 1          | 1        | 1         | 1                     | 1          | 1        | 1         | 0         |



1º Ingeniería Técnica en Informática de Gestión

Fernando Oterino Echávarri Diseño de Sistemas Digitales

- •En caso de activarse más de una entrada simultáneamente, la salida sólo muestra la de mayor peso
- •La salida GS (Group Signal Output) se activará (nivel bajo) siempre y cuando exista alguna entrada activa, esto permite resolver la ambigüedad entre chip deshabilitado o entrada I<sub>o</sub> activa.
- •La salida Eo valdrá 0 sólo en el caso que todas las entradas sean 1 a la vez (desactivadas), permite resolver ambigüedades entre chip deshabilitado o ninguna entrada activa.



#### EJEMPLO CODIFICADORES CON PRIORIDAD

•Para ver una idea sencilla de cómo podemos diseñar un codificador con prioridad, nos limitaremos a codificar los números decimales 0,1,2 y 3 en binario natural, la tabla de verdad será la siguiente suponiendo niveles activos en estado

| a | lto. |
|---|------|
|   | En   |

| <u>Entradas</u> |          |          | <u>Salidas</u> |          |
|-----------------|----------|----------|----------------|----------|
| <u>1</u>        | <u>2</u> | <u>3</u> | <u>B</u>       | <u>A</u> |
| 0               | 0        | 0        | 0              | 0        |
| 1               | 0        | 0        | 0              | 1        |
| Χ               | 1        | 0        | 1              | 0        |
| Χ               | Χ        | 1        | 1              | 1        |

2





0

### Extensión de Codificadores

- •Los fabricantes, como en el resto de circuitos, limitan el número de entradas que podemos codificar con un solo C.I., para aumentar este valor debemos recurrir a la interconexión entre codificadores.
- •En general no se fabrican codificadores con prioridad de más de 10 entradas.
- •Los fabricantes a través de sus hojas de características, dan información de como aumentar la capacidad de los codificadores
- •En todos aquellos circuitos que disponen de entrada de enable (EI), y salidas (EO) y (GS), la extensión de capacidad es muy simple, pudiendo realizarse de dos formas: serie y paralelo
  - •En la forma serie, el número de circuitos lógicos adicionales es mínimo.
  - La forma paralelo ofrece una mayor velocidad

#### **DECODIFICADORES**

- Un decodificador puede definirse como aquel circuito que realiza la tarea opuesta a los codificadores.
- Los circuitos decodificadores se pueden dividir en:
  - Decodificadores no excitadores o simplemente decodificadores
  - Decodificadores excitadores o Drivers

#### **DECODIFICADORES NO EXCITADORES**

- Son sistemas combinacionales con "n" entradas y "N" salidas, de tal forma que para cada combinación de entrada se excita una sola salida.
- En aquellos casos en los que el número de salidas "N" sea menor que el posible número de combinaciones de entrada N≤2<sup>n</sup> existirá un número de combinaciones de entrada 2<sup>n</sup>-N que se denominan **condiciones de Indiferencia.**
- •Si las condiciones de indiferencia se toman como datos falsos, impidiendo su uso para que ante ellas no se active ninguna salida, se dice que el decodificador rechaza datos falsos de entrada, (tenerlo en cuenta al no agrupar en karnaugh ni McClusKey estas combinaciones)

#### DISEÑO DE DECODIFICADORES NO EXCITADORES

• <u>Diseñar un decodificador de 2 entradas (S1 y S2) y 4 salidas (Z0, Z1, Z2 y Z3) con entraba de habilitación (Enable) activo con 0, en caso de que Enable = 1 todas las salidas serán 1</u>.

No existen condiciones de indiferencia ya que N=4=2<sup>n</sup>=2<sup>2</sup>



$$\begin{split} & Z_0 = \overline{E} \, \overline{S}_1 \, \overline{S}_0 \quad Z_2 = \overline{E} \, S_1 \, \overline{S}_0 \\ & Z_1 = \overline{E} \, \overline{S}_1 \, S_0 \quad Z_3 = \overline{E} \, S_1 \, S_0 \end{split}$$



#### DISEÑO DE DECODIFICADORES NO EXCITADORES

# • Ejemplo 2: Decodificador BCD-DECIMAL con rechazo de datos falsos y otro sin rechazo de datos falsos

Existen condiciones de indiferencia ya que  $N = 10 < 2^n = 2^4$ 

| S <sub>1</sub> S<br>S <sub>3</sub> S <sub>2</sub> | 00 | 01 | 11 | ×-× |
|---------------------------------------------------|----|----|----|-----|
| 0 0                                               | 0  | 1  | 3  | 2   |
| 01                                                | 4  | 5  | 7  | 6   |
| 11                                                | Х  | X  | Х  | Х   |
| 10                                                | 8  | 9  | Х  | Х   |

CON RECHAZO DE DATOS FALSOS

$$0 = \overline{S}_0 \cdot \overline{S}_1 \cdot \overline{S}_2 \cdot \overline{S}_3$$

$$1 = S_0 \cdot \overline{S}_1 \cdot \overline{S}_2 \cdot \overline{S}_3$$

$$2 = \overline{S}_0 \cdot S_1 \cdot \overline{S}_2 \cdot \overline{S}_3$$

$$3 = S_0 \cdot S_1 \cdot \overline{S}_2 \cdot \overline{S}_3$$

$$4 = \overline{S}_0 \cdot \overline{S}_1 \cdot S_2 \cdot \overline{S}_3$$

$$5 = S_0 \cdot \overline{S}_1 \cdot S_2 \cdot \overline{S}_3$$

$$7 = S_0 \cdot S_1 \cdot S_2 \cdot \overline{S}_3$$

$$8 = \overline{S}_0 \cdot \overline{S}_1 \cdot \overline{S}_2 \cdot \overline{S}_3$$

$$9 = S_0 \cdot \overline{S}_1 \cdot \overline{S}_2 \cdot S_3$$



SIN RECHAZO DE DATOS FALSOS

$$0 = \overline{S}_0 \cdot \overline{S}_1 \cdot \overline{S}_2 \cdot \overline{S}_3$$

$$1 = S_0 \cdot \overline{S}_1 \cdot \overline{S}_2 \cdot \overline{S}_3$$

$$2 = \overline{S}_0 \cdot S_1 \cdot \overline{S}_2$$

$$3 = S_0 \cdot S_1 \cdot \overline{S}_2$$

$$4 = \overline{S}_0 \cdot \overline{S}_1 \cdot S_2$$

$$9 = S_0 \cdot S_3$$

#### **EXTENSIÓN DE DECODIFICADORES NO EXCITADORES**

- Es posible extender la capacidad de los decodificadores mediante una simple combinación de ellos mismos.
- Ejemplo : A partir de 4 decodificadores de 16 salidas (4 entradas) (74154) y uno de 4 salidas (2 entradas) (74155) obtener un decodificador de 64 salidas (6 entradas)



#### APLICACIONES DE LOS DECODIFICADORES

- Los decodificadores no excitadores pueden ser empleados para implementar funciones algebraicas
- <u>Generación de funciones lógicas:</u> Un posible procedimiento a seguir para la generación de funciones lógicas usando multiplexores, es el siguiente:
  - Obtener la forma canónica de la función en suma de productos.
  - Seleccionar el decodificador a utilizar, teniendo en cuenta que el número de entradas de selección debe de ser igual al de variables de la función
  - Identificar las variables de la función con las entradas de selección del decodificador.
  - Encontrar las salidas del decodificador que se corresponden con los productos canónicos de la función.
  - Unir las salidas obtenidas en el punto 4 mediante una función OR si las salidas del decodificador se activan con 1 o con una función NAND si se activan con ceros.

#### APLICACIONES DE LOS DECODIFICADORES

• <u>Ejemplo</u>

$$F = A\overline{B}\overline{C}\overline{D} + AB\overline{D} + \overline{B}CD$$

Desarrollo en forma de suma de productos canónicos

$$F = AB\overline{C}\overline{D} + ABC\overline{D} + AB\overline{C}\overline{D} + A\overline{B}CD + \overline{A}BCD$$

Como la función canónica tiene 4 variables, necesito un decodificador de 16 salidas (por ejemplo : 74LS154)

Llamo 
$$S0 = A (LSB), S1 = B, S2 = C, S3 = D$$



1º Ingeniería Técnica en Informática de Gestión



Fernando Oterino Echávarri Diseño de Sistemas Digitales

#### **DECODIFICADORES EXCITADORES O DRIVERS**

- El funcionamiento de estos decodificadores es similar al de los anteriores, con la salvedad de que para una combinación de entrada se pueden activar simultáneamente varias salidas.
- •Los Drivers son encargados de adaptar los niveles eléctricos de las señales a los elementos visualizadores.

- •Como ejemplo del segundo grupo de decodificadores, haremos el ejemplo de un decodificador BCD/Display siete segmentos.
- Los displays siete segmentos son unos dispositivos de salida muy utilizado para mostrar números.



•Los 7 segmentos del display están marcados con las letras de la "a" a la "g", cada uno de estos segmentos lucirá cuando la entrada correspondiente a su letra tenga un nivel lógico activo que será uno o cero dependiendo de si son activos por unos o por ceros.

•En nuestro ejemplo de decodificador, nos llegará a la entrada un código BCD, y debemos activar las salidas para poder atacar a un display de 7 segmentos.



1º Ingeniería Técnica en Informática de Gestión

Fernando Oterino Echávarri Diseño de Sistemas Digitales

|                     | ENTR   | <u>ADAS</u>         |                     |   |   | 9 | SALIDAS | 3 |   |   |
|---------------------|--------|---------------------|---------------------|---|---|---|---------|---|---|---|
| A (2 <sup>0</sup> ) | B (21) | C (2 <sup>2</sup> ) | D (2 <sup>3</sup> ) | a | b | С | d       | е | f | g |
| 0                   | 0      | 0                   | 0                   | 1 | 1 | 1 | 1       | 1 | 1 | 0 |
| 1                   | 0      | 0                   | 0                   | 0 | 1 | 1 | 0       | 0 | 0 | 0 |
| 0                   | 1      | 0                   | 0                   | 1 | 1 | 0 | 1       | 1 | 0 | 1 |
| 1                   | 1      | 0                   | 0                   | 1 | 1 | 1 | 1       | 0 | 0 | 1 |
| 0                   | 0      | 1                   | 0                   | 0 | 1 | 1 | 0       | 0 | 1 | 1 |
| 1                   | 0      | 1                   | 0                   | 1 | 0 | 1 | 1       | 0 | 1 | 1 |
| 0                   | 1      | 1                   | 0                   | 1 | 0 | 1 | 1       | 1 | 1 | 1 |
| 1                   | 1      | 1                   | 0                   | 1 | 1 | 1 | 0       | 0 | 0 | 0 |
| 0                   | 0      | 0                   | 1                   | 1 | 1 | 1 | 1       | 1 | 1 | 1 |
| 1                   | 0      | 0                   | 1                   | 1 | 1 | 1 | 0       | 0 | 1 | 1 |



- •El caso de los términos "No Importa" del mapa de Karnaugh, son los correspondientes a las combinaciones de 4 bits no existentes en BCD.
- •En éste caso, evitaremos agrupar las condiciones de indiferencia (Rechazo de datos falsos)

$$a = B\overline{D} + AC\overline{D} + \overline{A}\overline{C}\overline{D} + \overline{B}\overline{C}D$$

$$\begin{split} b &= \overline{CD} + \overline{BC} + AB\overline{D} + \overline{ABD} \\ c &= C\overline{D} + A\overline{D} + \overline{BC} \\ d &= B\overline{CD} + \overline{ABD} + \overline{ABC} + A\overline{BCD} \\ e &= \overline{ABC} + \overline{ABD} \\ f &= \overline{BCD} + \overline{ACD} + \overline{BCD} + \overline{ABD} \\ g &= \overline{BCD} + B\overline{CD} + \overline{BCD} + \overline{ACD} \end{split}$$

 Como ejemplo de un decodificador comercial de este segundo grupo, comentaremos el decodificador 7447A que es un decodificador TTL BCD a siete segmentos.





#### **ENTRADA LE**

- •En ocasiones existe otro terminal llamado LE (Latch Enable) que da la posibilidad de memorizar el dato de entrada, cuando activamos esa entrada, a la salida tendremos la decodificación del dato de la entrada, y si éste cambia, también cambiará la salida.
- Si esta desactivado, mantendrá activas las salidas de la última decodificación hecha cuando estaba activo

#### ENTRADA LT

La entrada LT "Lamp test" hace activarse a todas las salidas, para comprobar si se encuentran operativos todos los segmentos, siempre y cuando BI/RBO (Entrada de borrado / Salida de borrado de rizado) se encuentre a nivel alto (inactivo).

#### **ENTRADA RBI (Ripple Blanking Input)**

• Esta entrada se utiliza para evitar que el display muestre el cero (por ejemplo ceros a la izquierda) cuando está activa, de la misma forma, la salida RBO informa de dicha eventualidad.

**ENTRADA/SALIDA BI/RBO** (Blanking Input / Riple Blanking Output) Este terminal puede actuar como entrada o como salida:

ENTRADA BI: Si se activa apaga todos los segmentos del display.

<u>SALIDA RBO</u>: Esta salida se activa cuando el dato de entrada es el cero, siempre y cuando RBI esté activado, en caso contrario no hace nada.

 Para el normal funcionamiento del decodificador, las tres últimas entradas comentadas deben de estar a nivel alto, en cuyo caso las salidas activadas a nivel bajo serán las correspondientes al código 7 segmentos de las entradas activadas a nivel alto.

- Los multiplexores son circuitos combinacionales con varias entradas y una única salida de datos y dotados de varias entradas de control.
- Dependiendo de la combinación que tengamos en la entrada de control se seleccionará una y sólo una de las entradas de datos que se pasará a la única salida.



- A través de las líneas de control podemos seleccionar la entrada que queremos pasar a la salida del multiplexor, si dichas entradas de control están a 00, el valor lógico a la entrada de E0 pasará a la salida, si están a 01, será la entrada E1 la que pase a la salida ...etc.
- Lógicamente el número de entradas de control necesarias depende del número de entradas de datos presentes.
- •\_Si tenemos N entradas de datos necesitaremos n entradas de control de tal forma que se cumpla : N≤2<sup>n</sup>

- Dependiendo del tipo de información que se desee manejar a la entrada de datos del multiplexor, diferenciaremos entre:
  - Multiplexores Analógicos: Las señales de entrada de datos pueden ser tanto de carácter analógico como digital aunque generalmente es información analógica
  - Multiplexores Digitales: Las señales de entrada de datos es siempre de naturaleza analógica.
- En ambos casos las señales de control son digitales

- DISEÑO DE MULTIPLEXORES DIGITALES
  - Se propone la implementación de un multiplexor de cuatro canales (N=4), con una entrada de "enable" capaz de permitir o impedir la transmisión de información de las entradas a la salida
  - Con la información disponible se deduce que necesitaremos n = 2 entradas de control (2² = 4 = N) que llamaremos C<sub>0</sub>, C<sub>1</sub>, A la salida la llamaremos "F", as entradas de datos serán (E<sub>0</sub>, E<sub>1</sub>, E<sub>2</sub> y E<sub>3</sub>) y "S" será la entrada de habilitación (Enable)

| Entradas de control |                | control        | Entradas de datos                                           | Salida         |
|---------------------|----------------|----------------|-------------------------------------------------------------|----------------|
| S                   | C <sub>1</sub> | C <sub>0</sub> | E <sub>3</sub> E <sub>2</sub> E <sub>1</sub> E <sub>0</sub> | F              |
| 0                   | X              | X              | x x x x                                                     | 0              |
| 1                   | 0              | 0              | X X X E <sub>0</sub>                                        | E <sub>0</sub> |
| 1                   | 0              | 1              | X X E <sub>1</sub> X                                        | E <sub>1</sub> |
| 1                   | 1              | 0              | X E <sub>2</sub> X X                                        | $E_2$          |
| 1                   | 1              | 1              | E <sub>3</sub> X X X                                        | $E_3$          |



1º Ingeniería

\_\_\_\_\_avai

#### DISEÑO DE MULTIPLEXORES ANALOGICOS

 Con una pequeña modificación podemos convertir el multiplexor anterior en otro de tipo analógico



Una puerta de transmisión es básicamente un dispositivo que permite o no el paso de una señal entre sus terminales similar a un interruptor que se abre o cierra en función de una señal de control

- EXTENSIÓN DE LA CAPACIDAD DE LOS MULTIPLEXORES
- En ocasiones podemos necesitar disponer de un multiplexor de mayor número de entradas de las que disponemos en nuestro C.I. Por ejemplo supongamos que sólo disponemos de multiplexores de 4 canales, pero necesitamos trabajar con uno de 16 canales del que no disponemos.



- APLICACIONES DE LOS MULTIPLEXORES
- Los multiplexores pueden ser empleados para realizar funciones distintas a la de selectores de datos. Algunas de estas funciones son:
  - Generación de funciones lógicas.
  - Convertidor paralelo-serie
- Generación de funciones lógicas: Un posible procedimiento a seguir para la generación de funciones lógicas usando multiplexores, es el siguiente:
  - A partir del número de variables de la función, obtener el tipo de multiplexor a emplear, esto es, si el número de variables de la función es n+1, el Multiplexor debe tener N=2<sup>n</sup> entradas de datos.
  - Obtener la forma canónica de la función en suma de productos.
  - Identificar n variables de la función con las entradas de control del multiplexor.
  - Con la información de la forma canónica, deducir los valores a conectar en las entradas de datos del multiplexor

$$f = xy + \overline{x}y\overline{z} + x\overline{y}z + \overline{x}yz$$

 $1^{\circ}$  Según la función planteada n+1=3 variables tiene la función. Como N= $2^{n}$ , en este caso tendremos N = 4 entradas de datos deberá tener el multiplexor, lo que implica dos entradas de control.

2º La forma canónica de la función será  $f = xyz + xy\bar{z} + \bar{x}y\bar{z} + x\bar{y}\bar{z} + x\bar{y}\bar{z} + x\bar{y}\bar{z}$ 

3° Las variables X,Y decidimos que sean las variables de control del multiplexor siendo Y=LSB

$$X Y F$$
 $E_0 - 0 0 - Z$ 
 $E_1 - 0 1 - \overline{Z}$ 
 $E_2 - 1 0 - \overline{Z}$ 
 $E_3 - 1 1 - 1$ 



• <u>Conversor paralelo serie</u>: Otra posible aplicación es la de implementar un conversor paralelo serie con la ayuda de un contador.

